logo

Pusė sumatorius

„Half-Adder“ yra pagrindinė sudedamoji dalis, kai pridedami du skaičiai kaip du įėjimai ir gaunami du išėjimai. Sumatorius naudojamas dviejų vieno bitų dvejetainių skaičių OR operacijai atlikti. The jie didėja ir priedas bitai yra dvi įvesties būsenos ir 'vežti ' ir 'suma „yra dvi pusės sumatoriaus išvesties būsenos.

kokie mėnesiai yra Q1

Blokinė schema

Pusė sumatorius

Tiesos lentelė

Pusė pridėtinė

Aukščiau pateiktoje lentelėje

  1. „A“ ir „B“ yra įvesties būsenos, o „sum“ ir „carry“ yra išvesties būsenos.
  2. Perdavimo išvestis yra 0, jei abu įėjimai nėra 1.
  3. Mažiausiai reikšmingas sumos bitas apibrėžiamas „sumos“ bitu.

Sumos ir pervežimo SOP forma yra tokia:

Suma = x'y+xy'
Nešioti = xy

Pusinės sumos grandinės konstrukcija:

Blokinėje diagramoje matėme, kad joje yra du įėjimai ir du išėjimai. The jie didėja ir priedas bitai yra įvesties būsenos ir nešti ir suma yra pusės sumatoriaus išvesties būsenos. Pusinis sumatorius sukurtas naudojant šiuos du loginius vartus:

  1. 2 įvesties IR vartai.
  2. 2 įėjimų išskirtiniai OR vartai arba ex-OR vartai

1. 2 įėjimų išskirtiniai ARBA vartai arba ex-OR vartai

The Suma bitas sugeneruojamas naudojant Išskirtinis-ARBA arba Buvęs ARBA Vartai.

Pusė pridėtinė

Aukščiau yra simbolis EX-OR vartai. Aukščiau pateiktoje diagramoje „A“ ir „B“ yra įvestis, o „SUMOUT“ yra galutinis rezultatas atlikus abiejų skaičių XOR operaciją.

EX-OR vartų tiesos lentelė yra tokia:

Pusė pridėtinė

Iš aukščiau pateiktos lentelės aišku, kad XOR vartai duoda rezultatą 1, kai abu įėjimai skiriasi. Kai abi įvestys yra vienodos, XOR duoda rezultatą 0. Norėdami sužinoti daugiau apie XOR vartus, spustelėkite čia.

2. 2 įvesties IR vartai:

XOR vartai negali generuoti perdavimo bito. Šiuo tikslu naudojame kitus vartus, vadinamus AND vartais. AND vartai pateikia teisingą nešimo rezultatą.

Java regex
Pusė pridėtinė

Aukščiau yra simbolis IR vartai. Aukščiau pateiktoje diagramoje „A“ ir „B“ yra įvestis, o „OUT“ yra galutinis rezultatas atlikus abiejų skaičių operaciją IR.

Yra tokia AND Gate tiesos lentelė:

Pusė pridėtinė

Iš aukščiau pateiktos lentelės aišku, kad IR vartai duoda rezultatą 1, kai abu įėjimai yra 1. Kai abu įėjimai yra skirtingi ir yra 0, AND vartai duoda rezultatą 0. Norėdami sužinoti daugiau apie AND vartus, paspauskite čia .

Pusės priedėlio loginė grandinė:

Taigi, „Half Adder“ sukurtas sujungiant „XOR“ ir „AND“ vartus ir pateikiant sumą bei nešimą.

Pusė pridėtinė

Yra toks Būlio išraiška apie Pusės sumatoriaus grandinė :

Suma = A XOR B (A+B)

Nešioti = A IR B (A.B)